DDR SDRAM (Norsk)
4 DDR slots
Corsair DDR-400 minne med varme spredere
Fysisk DDR layout
Sammenligning av minnemoduler for bærbare/mobile Pcer (SO-DIMM).,
ModulesEdit
for Å øke kapasiteten og båndbredde, chips er kombinert på en modul. For eksempel, 64-bit databuss for DIMM krever åtte 8-bit sjetonger, opp i parallell. Flere chips med felles adresse linjene kalles et minne rang. Begrepet ble innført for å unngå forvirring med chip indre rader og banker. En minnemodul kan bære mer enn én verdi. Begrepet sider vil også være forvirrende fordi det feilaktig antyder den fysiske plassering av chips på modulen. Alle rekkene er koblet til det samme minnet buss (adresse + data)., Chip-en velger du signal er brukt for å gi kommandoer til en bestemt verdi.
Legge til moduler til én minne buss skaper ekstra elektrisk belastning på sine sjåfører. For å redusere den resulterende buss signaliserer pris slippe og overvinne minne flaskehals, nye brikkesett som bruker multi-channel architecture.
Merk: Alle nevnt ovenfor er angitt av JEDEC som JESD79F. Alle RAM data priser i mellom eller over disse nevnte spesifikasjonene er ikke standardisert av JEDEC — ofte de er rett og slett produsenten optimaliseringer med strammere-toleranse eller overvolted chips., Pakken størrelser som DDR SDRAM er produsert er også standardisert av JEDEC.
Det er ingen arkitektoniske forskjellen mellom DDR SDRAM-moduler. Modulene er i stedet utformet for å kjøre på forskjellige klokke frekvenser: for eksempel, en PC-1600-modulen er designet for å kjøre på 100 MHz, og en PC-2100 er beregnet til å kjøre på 133 MHz. En modul»s klokkehastighet angir data hastigheten som det er garantert å utføre, derfor er det garantert til å kjøre på lavere (underclocking) og kan muligens kjøres ved høyere (overklokking) klokke priser enn de som det ble gjort.,
DDR SDRAM-moduler for stasjonære datamaskiner, dual in-line memory modules (Dimm-moduler), har 184 pinner (i motsetning til 168 pinnene på SDRAM, eller 240 pinnene på DDR2 SDRAM), og kan være differensiert fra SDRAM Dimm-moduler med antall dimm (DDR SDRAM har en, SDRAM har to). DDR SDRAM for bærbare datamaskiner, SO-Dimm-moduler, har 200 pins, som er det samme antall pinner som DDR2 SO-Dimm-moduler. Disse to spesifikasjonene er hakket svært likt, og forsiktighet må utvises ved innsetting hvis du er usikker på en riktig match. De fleste DDR SDRAM opererer med en spenning på 2,5 V, sammenlignet med 3,3 V for SDRAM., Dette kan redusere strømforbruket. Chips og moduler med DDR-400/PC-3200 standard har en nominell spenning på 2,6 V.
JEDEC Standard Nr 21–C definerer tre mulige drifts-spenning for 184 pin DDR, som er identifisert av nøkkelen hakk posisjon i forhold til sin centreline. Side 4.5.10-7 definerer 2.5 V (venstre), 1.8 V (sentrum), TBD (høyre), mens side 4.20.5–40 nominerer 3,3 V for hakk til høyre posisjon. Orientering av modulen for å bestemme viktige hakk posisjon er med 52 kontakt posisjoner til venstre og 40 kontakt posisjoner til høyre.,
Økende driftsspenning litt kan øke maksimal hastighet, på bekostning av høyere energitap og oppvarming, og risikoen for feil eller skade.
Kapasitet Antall DRAM enheter antall sjetonger er et multiplum av 8 for ikke-ECC-moduler og flere av 9 for ECC-moduler. Chips kan okkupere den ene siden (ensidig) eller begge sider (dobbel sidig) av modulen. Det maksimale antall chips per DDR-modulen er 36 (9×4) for ECC og 32 (8×4) for ikke-ECC. ECC vs ikke-ECC-Moduler som har feilretting kode som er merket som ECC., Moduler uten feil utbedring av kode som er merket med ikke-ECC. Tidsperspektivet CAS latency (CL), klokke syklus tid (tCK), rad syklus tid (tRC), kan du oppdatere rad syklus tid (tRFC), rad aktiv tid (tRAS). Bufring Registrert (eller bufret) vs ubufret. Emballasje Vanligvis DIMM-eller SO-DIMM-modulen. Strømforbruk En test med DDR og DDR2 RAM i 2005 fant at gjennomsnittlig strømforbruk, viste seg å være i størrelsesorden 1-3 W per 512 MB modul; dette øker med klokke pris og når den er i bruk, heller enn tomgang. En produsent som har produsert kalkulatorer for å beregne strømmen som brukes av ulike typer RAM.,
Modulen og chip iboende egenskaper er knyttet sammen.
Totale modul kapasitet er et produkt av en chip»s kapasitet og antall sjetonger. ECC-moduler multiplisere det med 8/9 fordi de bruker 1 bit per byte (8 biter) for feilretting. En modul i en bestemt størrelse kan derfor monteres enten fra 32 små chips (36 for ECC-minne), eller 16(18) eller 8(9) større.
DDR minne buss bredde per kanal er 64-bits (72 for ECC-minne). Totalt modul-bits bredde er et produkt av bits per brikke og antall sjetonger. Det også er lik antallet rekker (rader) multiplisert med DDR-minne buss bredde., Følgelig, en modul med et større antall sjetonger eller bruke ×8 chips i stedet for ×4 vil ha mer rekker.,tered DDR SDRAM-modul med ECC
Dette eksemplet sammenligner forskjellige virkelige verden server minnemoduler med en vanlig størrelse på 1 GB., Man bør definitivt være forsiktig med å kjøpe 1 GB minne moduler, fordi alle disse variasjonene kan bli solgt under en pris posisjon uten å oppgi om de ×4 ×8, enkel – eller dobbel-rangert.
Det er en vanlig oppfatning at antall modul rekkene er lik antall sider. Som ovenfor data viser, dette er ikke sant. Man kan også finne 2-side/1-rank moduler. En kan selv tenke på en 1-side/2-rank minnemodul å ha 16(18) chips på én side) ×8, men det er usannsynlig at en slik modul noensinne ble produsert.,
Chip characteristicsEdit
dør av en Samsung DDR-SDRAM 64MBit pakken
DRAM tetthet Størrelsen på brikken er målt i megabit. De fleste hovedkort kjenner bare 1 GB-moduler hvis de inneholder 64M×8 chips (lav tetthet). Hvis 128M×4 (høy tetthet) 1 GB-moduler brukes, er de mest sannsynlig ikke vil fungere. Den JEDEC-standarden gjør det mulig 128M×4 bare for registrerte moduler utviklet spesielt for servere, men noen generiske produsenter ikke er i samsvar., Organisasjonen notasjonen som 64M×4, betyr det at minnet matrix har 64 millioner kroner (produktet av banker x rader x kolonner) 4-bit lagringssteder. Det er x 4, x 8, x 16 DDR chips. Den ×4 chips tillate bruk av advanced error correction funksjoner som Chipkill, minne skrubbing og Intel WIKI i server-miljøer, mens ×8 ×16 chips er noe rimeligere. x8 chips er hovedsakelig brukt i desktops/notatbøker men gjør innreise til serveren markedet. Det er normalt 4 banker og bare én rad kan være aktive i hver bank.,
Double data rate (DDR) SDRAM specificationEdit
Fra Stemmeseddelen JCB-99-70, og endret av mange andre-Brett Stemmesedlene, formulert under cognizance av Komiteen JC-42.3 på DRAM Parametrics.
Standard Nr 79 Revisjon Logg:
- utgave 1, juni 2000
- Release 2, Mai 2002
- Frigi C, Mars 2003 – JEDEC Standard Nr 79C.
«Denne omfattende standarden definerer alle nødvendige aspekter av 64 mb gjennom 1Gb DDR SDRAMs med X4/X8/X16-data-grensesnitt, inkludert funksjoner, funksjonalitet, ac-og dc-parametrics, pakker og pin-oppdrag., Dette omfang vil senere bli utvidet til å formelt gjelder x32 enheter, og høyere tetthet enheter, så vel.»
OrganizationEdit
PC3200 er DDR SDRAM designet for å operere på 200 MHz ved hjelp av DDR-400 chips med en båndbredde på 3,200 MB/s. Fordi PC3200 minne, overfører data på både stigende og fallende klokke kanter, dens effektive klokke pris er 400 MHz.
1 GB PC3200 ikke-ECC-moduler er vanligvis laget med 16 512 Mb chips, 8 på hver side (512 Mbits × 16 chips) / (8 biter (per byte)) = men 1024 MB., Den enkelte chips å gjøre opp en 1 GB minne modul er vanligvis organisert som 226 8-bits ord, ofte uttrykt som 64M×8. Minne produsert på denne måten er lav tetthet RAM og er vanligvis kompatible med alle hovedkort angi PC3200 DDR-400 minne.